快科技 11 月 11 日消息,AMD 下一代 Zen 6 处理器架构的更多细节近期浮出水面,据 @InstLatX64 从 AMD 更新后核心代码中推断,Zen 6 的 ID 编号为 B80F00,并确认该架构将采用台积电 2nm 制程技术(低功耗版本除外)。
其还根据代号整理出一系列产品,发现 Zen6 将有三种版本:Classic Zen 6、Dense Zen 6c、LPE Zen 6。
先前有猜测认为 AMD 可能会利用新制程提升处理器核心数量,但最新的消息指出,AMD 在 CCX 小芯片封装方案中,选择维持单个 CCX 的核心数量不变,转而将重点放在 L3 缓存容量的提升上。

其中 Classic Zen 6 也就是标准版的 Zen 6 架构,会用在代号为 Venice、Medusa Point、Medusa Halo、Gator Range 和 Olympic Range 处理器上。
其中 Olympic Range 采用 AM5 接口,代表是桌面 Ryzen 处理器,Venice 为服务器 EPYC 处理器,剩余的则是移动版处理器。
在 Zen 6 架构中,CCX 规格将维持 12 核心,但 L3 缓存的容量将从 Zen 5 架构的 32MB 提升到 48MB,增幅高达 50%。
这意味着下代桌面处理器如果继续沿用 2 颗 CCX 的设计,其最大核心数量将保持 24 核不变,但总 L3 缓存将从目前的 64MB 提升至 96MB。
对于 X3D 版本,即使只额外堆叠 64MB 缓存,总容量也将从现在的 128MB 达到 160MB。

与 Classic Zen 6 不同,Dense Zen 6c 则展现了极高密度的设计,Zen 6c 单 CCX 的核心数将暴增至 32 颗,L3 缓存更是高达 128MB,但规划上只会用在代号 Venice 的 EPYC 服务器上。
传闻其中一款 Zen 6c EPYC 处理器将由 8 组 CCX 组成,有望实现 256 核心和 1024MB(1GB)的 L3 缓存,而目前最高端的 EPYC 9965 也仅有 192 核、384MB L3 缓存。
低功耗版本 LPE Zen 6 信息还不完整,推测是低功耗版本,预计将采用台积电 3nm 制程,目标是入门级移动或嵌入式装置,单 CCX 最多只有 4 颗核心。



登录后才可以发布评论哦
打开小程序可以发布评论哦